Ta strona wykorzystuje pliki cookies. Korzystając ze strony, zgadzasz się na ich użycie. OK Polityka Prywatności Zaakceptuj i zamknij X

OKI CHIP M6636, MSM6636 do VAS 5054A

26-06-2015, 17:57
Aukcja w czasie sprawdzania nie była zakończona.
Cena kup teraz: 65 zł     
Użytkownik AnMar_Warszawa
numer aukcji: 5446073987
Miejscowość Warszawa
Wyświetleń: 66   
Koniec: 26-06-2015 17:59:46
info Niektóre dane mogą być zasłonięte. Żeby je odsłonić przepisz token po prawej stronie. captcha

Kontakt

ANMAR

02-446 Warszawa

Telefon GSM: 607 [zasłonięte] 722,

GG [zasłonięte]90354

Od poniedziałku do piatku preferuje kontakt telefoniczn, w soboty, niedziele i swięta kontakt elektroniczny (GG, e-meil) na który odpowiadam w wolnej chwili.

Wysyłka

Wysyłki pobraniowe i poprzedpłacie realizowane są za pośrednictwem Poczty Polskiej lub firmy kurierskiej DHL

Koszty wysyłki określane sa indywidualnie dla każdej aukcji, znajdują się w jej nagłówku i obejmują profesjonalne zapakowanie, oraz koszt wysyłki według cennika Poczty Polskiej lub firmy kurierskiej DHL.

Płatności

W przypadku pobrania - wiadomo u listonosza lub kuriera.

wylicytowanej dodaj koszt przesyłki i wpłać na konto którego numer otzrymasz po wygraniu aukcji.

Lub jesli masz konto w innym banku niż PKO BP płać przez Płacę z ALLEGRO, najszybsza forma płatności !!!


PAMIĘTAJ !!! W tytule przelewu podaj swój NICK i numer AUKCJI z allegro.

M6636 OKI CHIP 

Przedmiotem sprzedaży jest układ scalony M6636 . NA drugim naszym koncie posiadamy juz status


Zajmujemy się importem interfejsów diagnostycznych. Jako że większość z nich sami serwisujemy zaczynamy oferowac podzespoły do ich naprawy.

M6636


  • • Based on SAE-J1850 CLASS B DATA COMMUNICATION NETWORK INTERFACE (issued

    August 12, 1991)

    • CSMA/CD (Carrier-sense multiple access with collision detection)

    • Internal transmit buffer (1 frame) and receive buffer (2 frames)

    • Bit encoding: PWM (Pulse Width Modulation)

    • Transmission Speed: 41.6K bps

    • Multi-address setting with physical addressing: 1 type / functional addressing: 15 types

    • Address filter function by multi-addressing (broadcasting possible)

    • Automatic retransmission function by arbitration loss and non ACK

    • 3 types of in-frame response support:

    q Single-byte response from a single recipient

    w Multi-byte response from a single recipient (with CRC code)

    e Single-byte response from multiple recipients (ID response as ACK)

    • Error detection by cyclic redundancy check (CRC)

    • Various communication error detections

    • Dual-wire bus abnormality detection by internal bus receiver and fault tolerance function

    • Host CPU interface is LSB first / serial, 4 modes supported

    q Clock synchronous serial (no parity)

    Normal mode: 8-bit data

    MPC Mode: 8-bit data + MPC bit (1: address / 0: data select bit)

    w UART (yes/no parity selectable)

    Normal mode: 1 start bit + 8-bit data + (parity) + 1 stop bit

    MPC mode: 1 start bit + 8-bit data + MPC bit + (parity) + 1 stop bit

    • Sleep Function

    Low current consumption mode by oscillation stop (IDS Max < 50µA)

    SLEEP / WAKE UP control from host CPU, WAKE UP via LAN bus

    Kraj produkcji Thailandia

 

Zastosowanie np. VAS 5054 lub inne interfejsy diagnostyczne